注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書科學技術計算機/網(wǎng)絡硬件、外部設備與維護基于AVR單片機的SoC:FPSLIC設計入門

基于AVR單片機的SoC:FPSLIC設計入門

基于AVR單片機的SoC:FPSLIC設計入門

定 價:¥32.00

作 者: 葉晶晶[等]編著
出版社: 北京航空航天大學出版社
叢編項:
標 簽: 單片計算機

ISBN: 9787810774376 出版時間: 2004-02-01 包裝: 簡裝本
開本: 26cm 頁數(shù): 315 字數(shù):  

內容簡介

  《基于AVR單片機的SoC:FPSLIC設計入門》全面介紹了美國Atmel公司最新推出的基于AVR單片機的SoC產品——FPSLIC。詳細介紹了FPSLIC器件的基本原理和具體結構,以及FPSLIC的設計開發(fā)工具System Designer 3.0的具體使用方法,主要包括AVR單片機編程調試、 FPGA設計輸入、 FPGA設計驗證與實現(xiàn)、聯(lián)合仿真與驗證以及器件配置與下載。最后介紹了Atmel公司提供的FPSLIC開發(fā)包ATSTK94,以便讀者能夠較快地進行實際的FPSLIC系統(tǒng)設計應用?!痘贏VR單片機的SoC:FPSLIC設計入門》可作為廣大單片機軟件編程與設計開發(fā)人員,特別是從事SoC系統(tǒng)設計的工程技術人員的實用參考資料,同時也可作為大專院校相關專業(yè)本科生和研究生的教學參考書。

作者簡介

暫缺《基于AVR單片機的SoC:FPSLIC設計入門》作者簡介

圖書目錄

第1章 FPSLIC器件AT94K簡介
1.1 AT94K簡介與特點1
1.2 FPGA內核4
1.2.1 FPGA基本結構4
1.2.2 內部FreeRAM8
1.2.3 FPGA時鐘和置位/復位10
1.3 FPGA/AVR接口和系統(tǒng)控制13
1.3.1 FPGA/AVR接口電路13
1.3.2 程序和數(shù)據(jù)SRAM13
1.3.3 FPGA訪問數(shù)據(jù)SRAM模式15
1.3.4 AVR訪問程序存儲器模式15
1.3.5 AVR Cache模式19
1.3.6 FPGA/AVR系統(tǒng)控制19
1.3.7 系統(tǒng)復位22
1.4 AVR內核及外設23
1.4.1 AVR內核總體結構23
1.4.2 AVR中央處理器24
1.4.3 AVR存儲器26
1.4.4 AVR對FPGA的控制32
1.4.5 AVR復位系統(tǒng)36
1.4.6 AVR系統(tǒng)中斷系統(tǒng)38
1.4.7 AVR單片機節(jié)電方式43
1.4.8 JTAG接口和片上調試系統(tǒng)OCD44
1.4.9 定時/計數(shù)器46
1.4.10 UART62
1.4.11 2線串行接口71
1.4.12 I/O端口83
第2章 System Designer 3.0快速入門指導
2.1 System Designer軟件的安裝92
2.1.1 系統(tǒng)的配置92
2.1.2 軟件的安裝92
2.1.3 產品License的設置100
2.1.4 基于硬件狗的License的設置101
2.2 快速入門教程104
2.2.1 設計功能的描述104
2.2.2 新工程的建立105
2.2.3 編譯AVR的匯編/C代碼111
2.2.4 綜合FPGA的VHDL代碼115
2.2.5 AVRFPGA的接口設計116
2.2.6 FPGA的布局布線118
2.2.7 布局前聯(lián)合仿真121
2.2.8 布局后聯(lián)合仿真125
2.2.9 器件編程與實驗驗證126
第3章 System Designer 3.0簡介
3.1 工程項目管理器129
3.1.1 工程項目管理器的作用129
3.1.2 工程項目管理器的組成129
3.1.3 打開已有工程130
3.2 設計流程131
3.2.1 器件結構簡介131
3.2.2 快速流程132
3.2.3 高級流程133
3.3 菜單命令134
3.3.1 項目菜單134
3.3.2 編輯菜單135
3.3.3 選項菜單136
第4章 AVR單片機編程
4.1 AVR Studio工作環(huán)境簡介137
4.1.1 AVR Studio的主要視窗137
4.1.2 AVR Studio的調試控制及中斷命令140
4.2 AVR設計流程143
4.2.1 System Designer中的AVR Design設計流程143
4.2.2 獨立的AVR Studio軟件的設計流程145
4.3 AVR軟件仿真器概述147
4.3.1 軟件仿真器選項147
4.3.2 軟件仿真器模塊147
第5章 FPGA的System Designer 3.0設計輸入
5.1 FPGA設計流程簡介149
5.1.1 設計輸入149
5.1.2 設計驗證150
5.1.3 綜合優(yōu)化151
5.1.4 設計實現(xiàn)151
5.2 VHDL語言簡介152
5.2.1 VHDL基本結構152
5.2.2 結構體的描述方式154
5.2.3 庫. 程序包和配置156
5.2.4 VHDL對象160
5.2.5 VHDL數(shù)據(jù)類型162
5.2.6 VHDL運算操作符164
5.2.7 順序語句165
5.2.8 并行語句169
5.3 System Designer 3.0的設計輸入179
5.3.1 文本編輯環(huán)境180
5.3.2 源文件的建立187
第6章 FPGA的System Designer 3.0設計驗證與實現(xiàn)
6.1 System Designer 3.0的設計驗證199
6.1.1 ModelSim 5.6e的特點199
6.1.2 ModelSim主窗口200
6.1.3 仿真的基本步驟203
6.1.4 創(chuàng)建一個工程203
6.1.5 基本的VHDL仿真207
6.1.6 VHDL設計調試219
6.1.7 其他仿真功能窗口介紹222
6.1.8 測試平臺的建立和仿真227
6.2 System Designer 3.0的邏輯綜合230
6.2.1 快速設置231
6.2.2 綜合向導232
6.2.3 高級流程237
6.2.4 使用高級流程綜合不同的下載模式251
6.3 設計的物理實現(xiàn)254
6.3.1 Figaro簡介254
6.3.2 Figaro設計的兩個流程255
6.3.3 創(chuàng)建設計目錄257
6.3.4 設計文件的打開259
6.3.5 設計的適配260
6.3.6 設計器件的增加和分區(qū)261
6.3.7 設計的編譯265
6.3.8 用戶宏的生成269
第7章 聯(lián)合驗證
7.1 聯(lián)合驗證軟件的組成271
7.2 聯(lián)合驗證272
7.2.1 System Designer的初始設置272
7.2.2 聯(lián)合驗證的啟動272
7.2.3 在聯(lián)合驗證模式下使用AVR Studio273
7.2.4 硬件和軟件仿真器的狀態(tài)指示274
7.2.5 AVR Studio聯(lián)合驗證菜單275
7.2.6 在聯(lián)合驗證模式下使用ModelSim276
7.2.7 聯(lián)合驗證的重啟276
7.3 AVRFPGA接口設計應用舉例277
7.3.1 AVRFPGA接口設計1277
7.3.2 AVRFPGA接口設計2278
7.3.3 AVRFPGA接口設計3280
7.3.4 AVRFPGA接口設計4283
7.3.5 AVRFPGA接口設計5285
7.3.6 AVRFPGA接口設計6288
7.4 器件配置與下載291
7.4.1 生成下載數(shù)據(jù)流文件291
7.4.2 下載配置EEPROM292
7.5 FPSLIC系統(tǒng)開發(fā)包294
7.5.1 FPSLIC ATSTK94開發(fā)包配置與硬件結構294
7.5.2 實驗板ATSTK94測試305
7.5.3 ATSTK94應用實例308

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) leeflamesbasketballcamps.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號