本書全面地介紹了VHDL硬件描述語言的基本知識和利用VHDL進行數字電路系統(tǒng)設計的方法。全書共分13章:第1-6章主要介紹VHDL語言的基本語法知識;第7-9章介紹利用VHDL設計組合邏輯電路和時序邏輯電路(包括狀態(tài)機)的基本方法;第10、11章簡單扼要地介紹了VHDL設計中的仿真和綜合的內容;第12章介紹ALTERA公司的MAX+PLUSII開發(fā)工具的使用;第13章給出了3個VHDL層次性設計的實例,以進一步提高讀者學習和使VHDL的能力。本書注重基礎知識的介紹,力求向讀者系統(tǒng)地講解VHDL硬件描述語言的使用。它可以作為具有一定的數字電路基礎知識的大學本科和研究生用書,也可供從事電路設計的工程人員參考。